<del id="dhfrq"></del>

    1. <tr id="dhfrq"></tr>
      成人午夜激情在线观看,国产精品一线天粉嫩av,99精品国产综合久久久久五月天 ,一卡2卡三卡4卡免费网站,国产高清在线男人的天堂,五月天国产成人AV免费观看,67194熟妇在线观看线路,成人无码潮喷在线观看
      現在位置:范文先生網>理工論文>電子通信論文>FPGA芯片APA150及其應用

      FPGA芯片APA150及其應用

      時間:2023-02-21 00:14:35 電子通信論文 我要投稿
      • 相關推薦

      FPGA芯片APA150及其應用

      摘要:APA150是Actel公司推出的第二代基于Flash的可編程FPGA器件系列ProASICPlus中的一種,非常適合替代ASIC用于航空、消費電子、工業控制、網絡和通信市場。文章介紹了APA150的主要特點、內部結構、主要性能參數,給出了APA150在通信系統設計中的應用實例。
        關鍵詞:APA150FPGAASICFlash
        
        1概述
        
        APA150是Actel公司推出的第二代基于Flash(閃存)的可編程FPGA(FieldProgramableGateArray,現場可編程門陣列)器件ProASICPlus系列中的一種。該系列器件兼具ASIC(專用集成電路)的性能和FPGA的靈活性于一身,因此,可非常經濟地替代A-SIC用于航空、消費電子、工業控制、網絡和通信市場。ProASICPlus系列產品的主要特點如下:
        
        ●系統內可重復編程;
        
        ●非易失,采用0.22μm標準CMOS工藝,內置Flash單元,具有安全的非易失代碼存儲功能,上電即可運行,無需額外配置PROM存儲器;
        
        ●高度保密,使用者可編程設置多位密鑰以阻止外界自行讀取或更改器件的配置;
        
        ●功耗低?芯片核心電壓為2.5V;
        
        ●具有與ASIC類似的精細顆粒架構,支持流行的ASIC工具流程,因而可縮短產品上市時間,便于轉換到ASIC。
        
        2內部結構和工作原理
        
        APA150主要由邏輯單元塊、嵌入式RAM塊、I/O塊和可編程連線等幾個部分構成,塊與塊之間用不同等級的連接線和Flash開關相連。
        
        邏輯單元是ProASICPlus器件的基本組成單元,用以實現基本的邏輯功能。APA150內部有6144個邏輯單元,每個邏輯單元有三個輸入端和一個輸出端。通過適當編程配置Flash開關的狀態,可將邏輯單元設置成為具有三個輸入的、除了異或功能之外的任意邏輯功能塊,例如與非門、具有清零或置位端的鎖存器或D觸發器等。多個邏輯單元互連還可以實現更復雜的邏輯功能。一般的復雜性和隨機性設計可在邏輯單元中實現,但為了提高硅片的利用率和器件的性能,一些較為復雜的功能應通過內嵌的隨機存儲單元來完成。
        
        APA150內嵌16個共36kbits的RAM塊(256×9),這些RAM塊可以非常方便地實現一些規模不太大的FIFO、雙端口RAM等功能。每個RAM塊均包含如下3個部分:
        
        (1)數據區;
        
        (2)總線,包括9位輸入數據總線(第9位是奇偶極性位)、讀和寫各8位地址總線和輸出數據總線;
        
        (3)讀/寫控制,讀和寫可以獨立編程配置為同步或異步工作方式,以適應電路設計的靈活性和時序安排。
        
        另外可以根據設計要求級聯或堆疊多個RAM塊,以得到更大的寬度或深度。因為這些片內存儲器的讀、寫比片外RAM快得多。
        
        I/O塊主要用于提供管腳到內部信號線的接口?并負責輸入輸出的電氣特性控制。通過編程配置I/O塊可使I/O管腳具有輸入、輸出、雙向緩沖或三態驅動等功能,其內部結構如圖1所示。將控制上拉電阻接到每個I/O管腳可以防止器件在非正常工作時管腳出現懸浮;通過控制輸出信號的電壓擺率可滿足低噪聲或高轉換速度的要求。如將VDDP接到電源,那么,當VDDP為2.5V時,輸入電壓或輸出高電平為2.5V;而當VDDP為3.3V時,輸入電壓可為2.5V/3.3V,輸出電平則與2.5V或3.3V系統兼容。
        
        APA150器件內部遍布一系列四個級別水平和垂直的連接線:其中超高速本地線用于連接相鄰邏輯單元;有效長線則可實現遠距離和高扇出連接,其長度可以跨越1、2或4個邏輯單元;另外,高速甚長線常用于甚長或甚高扇出連接,它可以跨越整個器件;高性能全局線常用以連接全局管腳到內部的邏輯單元,如分配作時鐘、復位的管腳等。
        
        諸多連接線與邏輯單元或其它塊的連接狀態由上電即可在系統內編程的Flash開關來決定,其結構如圖2所示。其中,浮動柵的作用是通過充電或放電來設定連接兩個金屬線路之間的開關狀態。由于可編程器件或開關器件未發生任何物理變化,因此通過材料分析探測不到任何結果。發生變化的只有浮動柵的電子數,因此,基于Flash的APA150比采用其它工藝(如反熔絲)的FPGA更難以反求和復制。
        
        3管腳功能和主要參數
        
        3.1管腳功能
        
        APA150的封裝形式有100腳TQFP(薄型四方扁平封裝)、208腳PQFP(塑料方型扁平式封裝)、456腳PBGA(塑料球柵陣列封裝)以及144、256腳FBGA(微間距球柵陣列)封裝等形式。使用時可根據所設計的系統選擇適當的封裝。下面以100腳的TQFP為例介紹其管腳功能,具體如表1所列。
        
        表1APA150的管腳功能
        
        管腳名管腳號
        管腳描述
        
        VDD17,37,68,89接2.5V,作為芯片電源VDDP26,39,40,76,87,100接2.5V或3.3V,作為I/O驅動電壓I/O2~8,18~24,27~36,41~46,
        57~59,69~74,77~85,90~99可用作輸入、輸出、三態或雙向緩沖,作輸入、輸出時兼容TTL和CMOS電平,不用的輸入管腳應接上位電阻GL11,16,60,65全局管腳,可作為低時滯時鐘或其它全局信號輸入,也可以作為普通I/O使用NPECL13,63除了標準I/O口,APA150芯片還提供低電壓正射極耦合邏輯(LVPECL)標準的差分I/O接品,NPECL、PPECL分別為負、正極性輸入,二者比較的結果將送給內部鎖相環。不用時空接PPECL15,61TMS49測試模式選擇,用于控制邊界掃描電路TCK47測試時鐘,同時是邊界掃描的時鐘輸入(最大為10MHz)TDI48測試數據輸入,作為邊界掃描的串行輸入TDO54測試數據輸出,作為邊界掃描的串行輸出TRST55測試復位輸入,作為邊界掃描的異步復位端,低電平有效RCK56運行時鐘,編程時用來取代不可靠的TCKVPP52編程器電源,范圍是0~16.5V,也可以空接,Actel推薦空接或連接至VDDPVPN53編程器電源,范圍是0~-13.8V,也可以空接,Actel推薦空接或接地AVDD14,62內部鎖相環電源腳,接2.5V電壓,它與地之間應有一個合適的去耦電容以減小噪聲;不用內部鎖相環時該管腳空接AGND12,64內部鎖相環地端GLMA10,66多元全局管腳,可用此管腳作為內部鎖相環需要外部環回時的輸入,另外也可以作為普通I/O使用GND1,9,25,38,40,51,67,75,86,88接地
        3.2主要參數
        
        ProASICPlus系列共有七種產品,其密度從75000到1百萬系統門。其中APA150的主要特點如下:
        
        ●具有150000個系統門,邏輯單元為6144個;
        
        ●內嵌36kB的雙端口SRAM的2個鎖相環?PLL?內核;
        
        ●最大支持242個用戶I/O?I/O電壓有3.3V和2.5V兩種可供選擇;
        
        ●支持3.3V、32bits、50MHz的PCI總線,系統時鐘最高頻率為32MHz;
        
        ●工作溫度:民用溫度范圍為0~70℃,工業級溫度范圍為-40~85℃。
        
        4應用實例
        
        圖3是筆者以APA150為核心器件設計的CAN總線復接系統。CAN(ControllerAreaNetwork,控制器局域網)是一種多主方式的串行通訊總線,在工業系統中具有廣泛的應用。但是它的直接通信距離和通信速率是一對矛盾。本系統借助FPGA/VHDL技術,把15路125kbps的CAN信號復接成2.048Mbps的E1信號,從而利用現有的時分復用通信線路或光纖實現了高速、遠距離傳輸。
        
        PCA82C250是CAN總線的物理接口芯片。16-bit電平轉換芯片74LCX16245用于實現15路、5VCAN信號與APA150器件的3.3V輸入/輸出間的相互轉換。APA150則用于完成2MHz的E1信號與15路CAN信號間的分接和復接。而MC100LVELT22與MC100LVELT23則用于實現APA150的低壓TTL信號與3.3V低壓PECL信號間的轉換。光電轉換器件采用C-13-155-T3-SSC3B,這是一個3.3V、155MHz、單模光纖收發一體模塊。本系統采用基于EDA技術的自頂向下(TOP-DOWN)的設計方法。本設計所采用的工具是Actel公司的集成設計環境LiberoV2.2,它支持VHDL、Verilog語言的頂層設計,同時支持原理圖、狀態機及流程圖等輸入,而且還集成了業界領先的設計工具,如仿真和設計驗證軟件ModelSim、綜合軟件Synplify、布放軟件DesignerR1-2002等。
        
        本系統的核心器件采用基于Flash的APA150。與SRAM工藝的FPGA相比,APA150具有如下優點:
        
        (1)成本低,APA150的價格低于8美元,而且由于APA150具有非易失性,因此不需要用于存儲編程數據的PROM,從而節約了成本;
        
        (2)安全性高,一經編程鎖定就難以反求,而SRAMFPGA易于復制,安全性不足;
        
        (3)功耗低,其功耗僅是基于SRAM的FPGA產品的1/3到1/2。
        
        與ASIC相比,本系統的研制周期較短,設計成本亦較低,而且具有可重復編程性,因而大大提高了設計的靈活性。
        

      【FPGA芯片APA150及其應用】相關文章:

      內嵌ARM核的FPGA芯片EPXA10及其在圖像驅動和處理方面的應用08-06

      PCI總線接口芯片9050及其應用08-06

      PCI接口芯片s5935及其應用08-06

      電力載波芯片ST7538及其應用08-06

      USB總線接口芯片CH371及其應用08-06

      高性能DDS芯片AD9954及其應用08-06

      Neuron多處理器芯片及其應用08-06

      神經元芯片的并口I/O對象及其應用08-06

      PCI總線通用接口芯片CH361及其應用08-06

      主站蜘蛛池模板: 亚洲精品免费一二三区| 国产视频一区二区三区四区视频| 国产精品XXXX国产喷水| 色AV专区无码影音先锋| 刺激第一页720lu久久| 成人av一区二区三区| 日韩黄色av一区二区三区 | 人妻少妇偷人无码视频| 精品国产成人国产在线观看| 久久天天躁夜夜躁狠狠85| 手机看片AV永久免费| 精品国产亚洲一区二区三区在线观看 | 国产成人无码区免费内射一片色欲| 蜜桃AV抽搐高潮一区二区| 欧美视频网站www色| 色综合天天综合天天综| 色就色偷拍综合一二三区| 蜜臀av一区二区三区精品| 亚洲国产精品视频一二区| 国产午夜福利视频一区二区| 中文字幕第一页亚洲精品| 一区二区亚洲人妻精品| 亚洲精品综合网二三区| 欧美乱妇高清无乱码免费| 亚洲高清WWW色好看美女| 精品国产乱子伦一区二区三区 | japanese边做边乳喷| 国产又爽又黄的精品视频| 国产视频一区二区三区麻豆| 国产精品一码二码三码| 国产精品视频亚洲二区| 国产精品亚洲一区二区三区喷水| 欧美黑吊大战白妞| 成人性无码专区免费视频| 亚洲av本道一区二区| 国产精品美腿一区在线看| 国产成人亚洲日韩欧美| 久久天天躁狠狠躁夜夜2020老熟妇| 亚洲国产欧美在线人成大黄瓜| 国产成人av免费观看| 日本一级午夜福利免费区|